

### Le multiplexeur (N vers 1):

Un multiplexeur est un circuit logique à N entrées dites de données (ou d'informations) et une sortie qui transmet les informations parvenant à l'entrée sélectionnée. La sélection d'une entrée s'effectue par le mot binaire N provenant des n entrées d'adresse. Ces entrées d'adresse (mot de commande ou d'adresse) codent le  $n^{\circ}$  de l'entrée de données. Les nombres n et N sont liés par la relation :  $N = 2^{n}$ .



### L'expression de S est pour un multiplexeur 4 vers 1 :

$$S(X_1, X_0, E_0, E_1, E_2, E_3)$$

$$E_0\left(\overline{X_1}\overline{X_0}\right) + E_1\left(\overline{X_1}X_0\right) + E_2\left(X_1\overline{X_0}\right) + E_3\left(X_1X_0\right)$$







### Exemple: 74LS151

Ce circuit référencé 74LS151 est appelé *sélecteur/multiplexeur 8 vers 1*, il possède donc 8 entrées de données (D0 à D7) pouvant être aiguillées vers la sortie Y grâce aux entrées de commande A, B et C.

La validité du circuit se fait par l'entrée de sélection (chip select) notée G.



| G | С | В | Α | Y              | W                  |
|---|---|---|---|----------------|--------------------|
| Н | Χ | Χ | Χ | В              | Н                  |
| В | В | В | В | $D_0$          | $\overline{D}_0$   |
| В | В | В | Н | $D_1$          | $\overline{D}_1$   |
| В | В | Н | В | $D_2$          | $\overline{D}_2$   |
| В | В | Н | Н | $D_3$          | $\overline{D}_3$   |
| В | Н | В | В | $D_4$          | $\overline{D}_4$   |
| В | Н | В | Н | $D_5$          | $\overline{D}_{5}$ |
| В | Н | Н | В | $D_6$          | $\overline{D}_6$   |
| В | Н | Н | Н | D <sub>7</sub> | $\overline{D}_7$   |



Synthèse d'une fonction logique à l'aide d'un multiplexeur : soit la fonction logique a réaliser :  $S(X_1, X_0) = \sum_{i=0}^{\infty} (0,3)$ 







### Circuit avec sortie trois états

Dans certaines applications, il s'avère nécessaire de déconnecter électriquement la sortie d'une porte logique pour l'isoler d'autres sorties attachées au même nœud électrique. En conséquence, l'impédance de sortie doit être très grande  $(\to \infty)$ . Un nouvel état non logique apparaît en supplément du niveau haut et du bas : l'état de **haute impédance** (HiZ). Pour mettre en oeuvre une telle porte, il faut une entrée supplémentaire sélectionnant l'état haute impédance ou troisième état.





### Circuit avec sortie trois états

Une sortie de type trois états est repérée par le symbole : ▼



| Contrôle | Entrée | Sortie |
|----------|--------|--------|
| 1        | 0      | 0      |
| 1        | 1      | 1      |
| 0        | Х      | HiZ    |

### Le démultiplexeur (1 vers N):

Un démultiplexeur est un circuit logique à une entrée de données ou d'informations et N sorties qui reçoivent les informations d'entrée. La sélection de la sortie s'effectue par le mot binaire N provenant des n entrées d'adresse. Ces entrées d'adresse (mot de commande ou d'adresse) codent le  $n^{\circ}$  de la sortie. Les nombres n et N sont liés par la relation :  $N = 2^{n}$ .



### L'expression de S<sub>i</sub> est donc (1 vers 4) :

$$S_0(X_1, X_0) = E\overline{X_1}\overline{X_0}$$

$$S_1(X_1, X_0) = E\overline{X_1}X_0$$

$$S_2(X_1, X_0) = EX_1\overline{X_0}$$

$$S_3(X_1, X_0) = EX_1X_0$$







Exemple: 74LS138

Ce circuit référencé 74LS138 est appelé *décodeur/démultiplexeur 3 vers 8.* La négation logique en sortie indique que l'état logique bas est présent sur la sortie choisie par les entrées de commande A, B et C.

La validité du circuit se fait par les entrées de sélection notée G1, G2x.



| С | В | Α | Y <sub>0</sub> | <b>Y</b> <sub>1</sub> | Y <sub>2</sub> | <b>Y</b> <sub>3</sub> | Y <sub>4</sub> | Y <sub>5</sub> | Y <sub>6</sub> | <b>Y</b> <sub>7</sub> |
|---|---|---|----------------|-----------------------|----------------|-----------------------|----------------|----------------|----------------|-----------------------|
| 0 | 0 | 0 | 0              | 1                     | 1              | 1                     | 1              | 1              | 1              | 1                     |
| 0 | 0 | 1 | 1              | 0                     | 1              | 1                     | 1              | 1              | 1              | 1                     |
| 0 | 1 | 0 | 1              | 1                     | 0              | 1                     | 1              | 1              | 1              | 1                     |
| 0 | 1 | 1 | 1              | 1                     | 1              | 0                     | 1              | 1              | 1              | 1                     |
| 1 | 0 | 0 | 1              | 1                     | 1              | 1                     | 0              | 1              | 1              | 1                     |
| 1 | 0 | 1 | 1              | 1                     | 1              | 1                     | 1              | 0              | 1              | 1                     |
| 1 | 1 | 0 | 1              | 1                     | 1              | 1                     | 1              | 1              | 0              | 1                     |
| 1 | 1 | 1 | 1              | 1                     | 1              | 1                     | 1              | 1              | 1              | 0                     |



### Les transcodeurs et les décodeurs

Un transcodeur permet de convertir une combinaison n de bits en une autre de p bits. La différence entre un transcodeur et un décodeur réside dans l'application de l'objet défini plutôt que dans la fonction réalisée. Par exemple, on parle plutôt de transcodeur Gray/binaire mais on utilise un décodeur pour un système d'affichage sept segments





En base 2, l'addition de deux bits (si LSB : demi additionneur) avec création d'une retenue (carry) se traduit par :

| $A_0$ | B <sub>0</sub> | C <sub>0</sub> | S <sub>0</sub> |
|-------|----------------|----------------|----------------|
| 0     | 0              | 0              | 0              |
| 0     | 1              | 0              | 1              |
| 1     | 0              | 0              | 1              |
| 1     | 1              | 1              | 0              |



Il faut en fait tenir compte de la retenue des bits de poids inférieurs, un circuit additionneur doit donc comporter trois entrées et deux sorties, comme représenté sur la figure suivante :





On obtient alors la table de vérité pour le rang 1 :

| $A_1$ | B <sub>1</sub> | $C_0$ | <b>C</b> <sub>1</sub> | S <sub>1</sub> |
|-------|----------------|-------|-----------------------|----------------|
| 0     | 0              | 0     | 0                     | 0              |
| 0     | 0              | 1     | 0                     | 1              |
| 0     | 1              | 0     | 0                     | 1              |
| 0     | 1              | 1     | 1                     | 0              |
| 1     | 0              | 0     | 0                     | 1              |
| 1     | 0              | 1     | 1                     | 0              |
| 1     | 1              | 0     | 1                     | 0              |
| 1     | 1              | 1     | 1                     | 1              |

$$C_{1} = A_{1} B_{1} + A_{1}C_{0} + B_{1}C_{0}$$

$$S_{1} = A_{1} \overline{B_{1}} \overline{C_{0}} + \overline{A_{1}} B_{1} \overline{C_{0}}$$

$$+ \overline{A_{1}} \overline{B_{1}} C_{0} + A_{1}B_{1}C_{0}$$

$$S_{1} = (A_{1} \oplus B_{1} \oplus C_{0})$$

 $A_1 \oplus B_1 \oplus (A_0 B_0)$ 

Additionneur à retenue générée

Montage récursif : besoin d'avoir C<sub>i-1</sub> pour obtenir S<sub>i</sub>

Additionneur à retenue propagée



On obtient alors pour la retenue de rang 2 :

Additionneur à retenue générée

$$C_{2} = A_{2} B_{2} + A_{2}C_{1} + B_{2}C_{1}$$

$$C_{2} = A_{2} B_{2} + A_{2}(A_{1} B_{1} + A_{1}C_{0} + B_{1}C_{0}) + B_{2}(A_{1} B_{1} + A_{1}C_{0} + B_{1}C_{0})$$

$$C_{2} = A_{2} B_{2} + A_{2}(A_{1} B_{1} + A_{1}C_{0} + B_{1}(A_{0} B_{0}))$$

$$+ B_{2}(A_{1} B_{1} + A_{1}(A_{0} B_{0}) + B_{1}(A_{0} B_{0}))$$

Augmentation exponentielle du nombre de portes logiques en fonction du nombre de bits de l'opération à réaliser







### Montage Récursif:

| A <sub>i</sub> | B <sub>i</sub> | C <sub>i-1</sub> | C <sub>i</sub> | S <sub>i</sub> |
|----------------|----------------|------------------|----------------|----------------|
| 0              | 0              | 0                | 0              | 0              |
| 0              | 0              | 1                | 0              | 1              |
| 0              | 1              | 0                | 0              | 1              |
| 0              | 1              | 1                | 1              | 0              |
| 1              | 0              | 0                | 0              | 1              |
| 1              | 0              | 1                | 1              | 0              |
| 1              | 1              | 0                | 1              | 0              |
| 1              | 1              | 1                | 1              | 1              |

$$C_{i} = A_{i} B_{i} + A_{i}C_{i-1} + B_{i}C_{i-1}$$

$$S_{i} = A_{i} \overline{B_{i}} \overline{C_{i-1}} + \overline{A_{i}} B_{i} \overline{C_{i-1}}$$

$$+ \overline{A_{i}} \overline{B_{i}} C_{i-1} + A_{i}B_{i}C_{i-1}$$

Expressions Itératives Additionneur à retenue propagée



Temps de calcul dépendant de i



### Expression utilisée dans les circuits :

$$C_{i} = A_{i} B_{i} + A_{i} C_{i-1} + B_{i} C_{i-1}$$

Donner l'expression de  $\overline{\mathbb{C}_{_{i}}}$ 

$$\overline{C_i} = \overline{A_i} \overline{B_i} + \overline{A_i} \overline{C_{i-1}} + \overline{B_i} \overline{C_{i-1}}$$

### Expression simplifiable

$$S_{i} = A_{i} \overline{B}_{i} \overline{C}_{i-1} + \overline{A}_{i} B_{i} \overline{C}_{i-1}$$
$$+ \overline{A}_{i} \overline{B}_{i} C_{i-1} + A_{i} B_{i} C_{i-1}$$

$$\begin{cases} A_{i}\overline{C_{i}} = A_{i}\overline{B_{i}}\overline{C_{i-1}} \\ B_{i}\overline{C_{i}} = B_{i}\overline{A_{i}}\overline{C_{i-1}} \\ C_{i-1}\overline{C_{i}} = C_{i-1}\overline{A_{i}}\overline{B_{i}} \end{cases}$$

$$S_{i} = A_{i} \overline{C_{i}} + B_{i} \overline{C_{i}} + C_{i-1} \overline{C_{i}} + A_{i} B_{i} C_{i-1}$$

Gain de 3 opérateurs

$$S_{i} = \left(A_{i} + B_{i} + C_{i-1}\right) \cdot \overline{C_{i}} + A_{i}B_{i}C_{i-1}$$







Si l'on considère que l'établissement de la sortie d'une porte logique n'est pas instantanée (retard :  $\delta s$ ). Le résultat  $S_i$  ne sera disponible que 2  $\delta$  après  $C_i$  et 5  $\delta$  après l'apparition des données.

$$F_{\text{max}} = (1 / 5 \delta) Hz$$

Avec l'augmentation exponentielle du nombre de porte, il est difficile d'étendre ce type de méthode à des mots binaires de grandes tailles dans des circuits standards (Arithmétique microprogrammée).

Lorsque la performance est recherchée, on utilise la logique programmée ou des circuits de la famille des DSP (console de jeu, téléphone,...).



Pour des opérations sur des nombres de grandes tailles, on chaîne les additionneurs ce qui augmente le temps d'obtention du résultat définitif mais évite une augmentation exponentielle du nombre de portes (circuits itératifs).





### Les entiers relatifs :

Avec la représentation  $CA_2$ : -A est représenté par  $CA_2(A)+1$ 



Si add/sous =1: 
$$b_i \oplus 1 = \overline{b_i}$$
  $S = A + \overline{B} + 1$   $S = (A - B)_{(CA_2)}$ 

$$S = A + \overline{B} + 1$$



$$S = (A - B)_{(CA_2)}$$

Si add/sous =0: 
$$b_i \oplus 0 = b_i$$
  $S = A + B$ 

$$S = A + B$$

### Les Unités arithmétique et logique

Une **unité arithmétique et logique** (UAL ou ALU, *Arithmetic and Logic Unit* en angloaméricain) permet tous les types d'opérations logiques et arithmétiques. A partir de 2 mots binaires de *n* bits, le mot binaire de sortie représente une opération logique ou arithmétique spécifiée dans une table de fonctionnement. Le résultat apparaît en sortie sur 2*n* bits.



Les fonctions réalisées sont l'addition, la soustraction, la multiplication, la division, la comparaison, ...





# -

# Chapitre 3: Circuits Logiques

Un peu de hardware!!!



Technologiquement, il existe actuellement deux familles prépondérantes de circuits de logique qui correspondent à deux techniques différentes de réalisation sous forme intégrée. Ces deux technologies sont la famille des circuits logiques TTL et la famille des circuits logiques CMOS . Parmi les avantages de ces deux familles, nous retiendrons la faible consommation statique et la grande impédance d'entrée (~10°) des CMOS, ainsi que la rapidité de la famille TTL. Ces deux familles sont elles-mêmes divisées en plusieurs sous-classes le graphe et tableau ci -dessous répertorient leurs dates d'apparition et leurs caractéristiques :

| Types                     | Désignation | Temps de propagation | Consommation par porte | Fréquence<br>maximum | Tension<br>d'alimentation | Immunité aux<br>bruits |
|---------------------------|-------------|----------------------|------------------------|----------------------|---------------------------|------------------------|
| TTL standard              | 7400        | 10 ns                | 10 mW                  | 35 MHz               | 5 V 5%                    | 0.4 V                  |
| TTL Low Power             | 74L00       | 33 ns                | 1 mW                   | 3 MHz                | 5 V 5%                    | 0.4 V                  |
| TTL Hight<br>Speed        | 74H00       | 6 ns                 | 22 mW                  | 50MHz                | 5 V 5%                    | 0.4 V                  |
| TTL schottky              | 74S00       | 3 ns                 | 19 mW                  | 125 Mhz              | 5 V 5%                    | 0.4 V                  |
| TTL Low Power<br>Schottky | 74LS00      | 10 ns                | 2 mW                   | 45 Mhz               | 5 V 5%                    | 0.4 V                  |
| TTL Advanced<br>L.P.S.    | 74ALS00     | 4 ns                 | 1 mW                   | 100 MHz              | 5 V 5%                    | 0.4 V                  |
| CMOS                      | 74C00       | ~100 ns              | 100 nW                 | 3 MHz                | 3 à 18 V                  | 20% de VCC             |
| HCMOS                     | 74HC00      | 15 ns                | 100 nW                 | 15 MHz               | 3 à 6 V                   | 20% de VCC             |

Les niveaux logiques de ces deux familles sont les suivants ( $V_{DD}$  est la tension d'alimentation des opérateurs logiques CMOS) :

|      |             | En entrée            | En Sortie              |
|------|-------------|----------------------|------------------------|
| TTL  | Niveau haut | > 2V                 | > 2.4V                 |
|      | Niveau bas  | < 0.8V               | > 0.4V                 |
| CMOS | Niveau haut | > V <sub>DD</sub> /2 | <b>V</b> <sub>DD</sub> |
|      | Niveau bas  | < V <sub>DD</sub> /2 | <b>V</b> <sub>DD</sub> |



robat Docume

74LS04



robat Docume

74HC04



D'une manière plus précise, un circuit logique électronique est définit selon l'ensemble de ces paramètres électriques :

- · la plage des tensions d'alimentation et la tolérance admise sur cette valeur,
- · la plage des tensions associée à un niveau logique, en entrée ou en sortie,
- · les courants pour chaque niveau logique, en entrée ou en sortie,
- · le courant maximum que l'on peut extraire d'une porte logique et le courant absorbé en entrée,
- · la puissance maximale consommée qui dépend souvent de la fréquence de fonctionnement.

### Les performances dynamiques principales sont :

- · les temps de montée (transi ti on bas-haut) et de descente (transi ti on haut-bas) des signaux en sortie d'une porte,
- · les temps de propagation d'un signal entre l'entrée et la sortie d'une porte logique.

Les différentes notions abordées seront illustrées de valeurs numériques issues de la technologie TTL.



### **Notations (abréviations de termes anglo-américains)**

#### **Tensions**

- $V_{CC}$ : tension nominale d'alimentation,
- · V<sub>IH</sub>: tension d'entrée au niveau logique haut (Input High),
- · V<sub>IL</sub> : tension d'entrée au niveau logique bas (Input Low),
- ·  $V_{OH}$ : tension de sortie au niveau logique haut (Output High),
- ·  $V_{OL}$ : tension de sortie au niveau logique bas (Output Low).

### **Courants: tous les courants sont entrants dans la porte.**

- ·  $I_{CC}$ : courant d'alimentation (suivant les conditions d'utilisation de la porte),
- $\cdot$   $I_{IH}$ : courant d'entrée au niveau logique haut,
- ·  $I_{II}$  : courant d'entrée au niveau logique bas,
- $\cdot$   $I_{O\!H}$ : courant de sortie au niveau logique haut,
- $\cdot$   $I_{O\!L}$  : courant de sortie au niveau logique bas.





Marquage au niveau bas

Marquage au niveau haut





### **Charges maximales équivalentes**

On définit l'impédance mini et maxi qu'il est possible de placer à la sortie d'une porte à partir des valeurs maxi et mini des courants :



$$R_{\min} = \frac{Vcc - V_{OL\max}}{I_{OL\max}} = 560\Omega$$

$$R_{\min} = \frac{V_{OH\min}}{I_{OH\max}} = 6.8K\Omega$$



### Caractéristiques temporelles des portes logiques

Dans les éléments électriques, les grandeurs sont transmises avec un retard caractéristique de la porte : c'est le **temps de propagation** de l'information dans la porte. On distingue la transition haut—bas (front descendant) ou bas—haut (front montant) :

- ·  $T_{pHL}$  : temps de propagation du signal logique lorsque la sortie passe de l'état haut à l'état bas (*Propagation Time High to Low*).
- ·  $T_{pLH}$ : temps de propagation du signal logique lorsque la sortie passe de l'état bas à l'état haut (*Propagation Time Low to Hig*h).

Pour assurer la mesure de ces durées, une référence de tension est fixée par les constructeurs (1,3 V en TTL) pour le début et la fin de la propagation

La sortie d'une porte est chargée par une ligne dont le comportement capacitif (capacité répartie de la ligne, capacité d'entrée des circuits placés en aval,...) influence le temps de retard en raison de la réponse transitoire du circuit *RC* équivalent. Les notices techniques spécifient les temps de propagation pour différentes valeurs de capacité de charge *(CL Load Capacitance)*. Plus *CL* est grande, plus le temps de propagation est élevé.







### Problèmes rencontrés : Aléas

### Définition : Aléas statique

Un système combinatoire présente un aléas statique si, pour deux entrées adjacentes, la sortie du système devant être constante (0 ou 1), la sortie présente un régime transitoire durant lequel la sortie change de valeur (1 ou 0).



Ces aléas ont souvent pour origine un mauvais choix des impliquants premiers de la table de Karnaugh.

# 4

### Problèmes rencontrés : Aléas





<u>Traitement des aléas statiques</u>: Un aléas peut apparaître si A et B valent 1 et X change de valeur.



### Solution 1:

Egaliser le nombre de temps de propagation dans chaque branche



### Solution 2:

Entrée anti-glitch : si A et B valent 1 la sortie vaut 1 donc utilisation d'un terme supplémentaire évitant l'aléas





### Solution 2:

Situation typique d'apparition d'aléas : transition mal couverte car minimisation bien faite !!!!!!.



Utilisation du théorème du consensus :

$$S = F_1 X + F_2 X + F_1 F_2$$







### Problèmes rencontrés : Aléas

### Définition : Aléas dynamique

Un système combinatoire présente un aléas dynamique si, pour deux entrées adjacentes, la sortie du système devant passer par la valeur 0 à la valeur 1 ( ou de 1 à 0), il existe un régime transitoire durant lequel se présente à la sortie la séquence 0 1 0 1 (ou 1 0 1 0).



Ces aléas ont souvent pour origine les limitations physiques de la technologie qui réalise la machine logique. Exemple la logique à interrupteur :



### Problèmes rencontrés : Aléas

Les aléas de séquence (course non critique) : S(a,b,c,d)

| S(1100)= |    |    |    |    |    |
|----------|----|----|----|----|----|
| J(1100)- | 10 | 11 | 01 | 00 | ab |
|          |    |    |    |    | cd |
| 0100     | 0  | 1  | 1  | 1  | 00 |
| 0100     | 0  | 0  | 0  | 1  | 01 |
| 0110 010 | 1  | 0  | 1  | 0  | 11 |
|          | 0  | 1  |    | 0  | 10 |
| 0111 011 |    |    |    |    |    |

